afsmonitor: avoid double free on exit
[openafs.git] / src / mcas / mips_defns.h
1 /*
2 Copyright (c) 2003, Keir Fraser All rights reserved.
3
4 Redistribution and use in source and binary forms, with or without
5 modification, are permitted provided that the following conditions are
6 met:
7
8     * Redistributions of source code must retain the above copyright
9     * notice, this list of conditions and the following disclaimer.
10     * Redistributions in binary form must reproduce the above
11     * copyright notice, this list of conditions and the following
12     * disclaimer in the documentation and/or other materials provided
13     * with the distribution.  Neither the name of the Keir Fraser
14     * nor the names of its contributors may be used to endorse or
15     * promote products derived from this software without specific
16     * prior written permission.
17
18 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
19 "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
20 LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
21 A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
22 OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
23 SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
24 LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
25 DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
26 THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
27 (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
28 OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
29 */
30
31 #ifndef __MIPS_DEFNS_H__
32 #define __MIPS_DEFNS_H__
33
34 #include <pthread.h>
35 #include <sched.h>
36
37 #ifndef MIPS
38 #define MIPS
39 #endif
40
41 #define _SC_NPROCESSORS_ONLN _SC_NPROC_ONLN
42
43 #define CACHE_LINE_SIZE 64
44
45
46 /*
47  * I. Compare-and-swap.
48  */
49
50 #define FAS32(_a, _n)                             \
51 ({ __typeof__(_n) __r;                            \
52    __asm__ __volatile__(                          \
53        "1: ll   %0,%1     ;"                      \
54        "   move $3,%2     ;"                      \
55        "   sc   $3,%1     ;"                      \
56        "   beqz $3,1b     ;"                      \
57        : "=&r" (__r), "=m" (*(_a))                \
58        :  "r" (_n) : "$3" );                      \
59    __r;                                           \
60 })
61
62 #define FAS64(_a, _n)                             \
63 ({ __typeof__(_n) __r;                            \
64    __asm__ __volatile__(                          \
65        "1: lld  %0,%1     ;"                      \
66        "   move $3,%2     ;"                      \
67        "   scd  $3,%1     ;"                      \
68        "   beqz $3,1b     ;"                      \
69        : "=&r" (__r), "=m" (*(_a))                \
70        :  "r" (_n) : "$3" );                      \
71    __r;                                           \
72 })
73
74 #define CAS32(_a, _o, _n)                         \
75 ({ __typeof__(_o) __r;                            \
76    __asm__ __volatile__(                          \
77        "1: ll   %0,%1     ;"                      \
78        "   bne  %0,%2,2f  ;"                      \
79        "   move $3,%3     ;"                      \
80        "   sc   $3,%1     ;"                      \
81        "   beqz $3,1b     ;"                      \
82        "2:                 "                      \
83        : "=&r" (__r), "=m" (*(_a))                \
84        :  "r" (_o), "r" (_n) : "$3" );            \
85    __r;                                           \
86 })
87
88 #define CAS64(_a, _o, _n)                         \
89 ({ __typeof__(_o) __r;                            \
90    __asm__ __volatile__(                          \
91        "1: lld  %0,%1     ;"                      \
92        "   bne  %0,%2,2f  ;"                      \
93        "   move $3,%3     ;"                      \
94        "   scd  $3,%1     ;"                      \
95        "   beqz $3,1b     ;"                      \
96        "2:                 "                      \
97        : "=&r" (__r), "=m" (*(_a))                \
98        :  "r" (_o), "r" (_n) : "$3" );            \
99    __r;                                           \
100 })
101
102 #define CAS(_x,_o,_n) ((sizeof (*_x) == 4)?CAS32(_x,_o,_n):CAS64(_x,_o,_n))
103 #define FAS(_x,_n)    ((sizeof (*_x) == 4)?FAS32(_x,_n)   :FAS64(_x,_n))
104 /* Update Integer location, return Old value. */
105 #define CASIO(_x,_o,_n) CAS(_x,_o,_n)
106 #define FASIO(_x,_n)    FAS(_x,_n)
107 /* Update Pointer location, return Old value. */
108 #define CASPO(_x,_o,_n) (void*)CAS((_x),(void*)(_o),(void*)(_n))
109 #define FASPO(_x,_n)    (void*)FAS((_x),(void*)(_n))
110 /* Update 32/64-bit location, return Old value. */
111 #define CAS32O CAS32
112 #define CAS64O CAS64
113
114 /*
115  * II. Memory barriers.
116  *  WMB(): All preceding write operations must commit before any later writes.
117  *  RMB(): All preceding read operations must commit before any later reads.
118  *  MB():  All preceding memory accesses must commit before any later accesses.
119  *
120  *  If the compiler does not observe these barriers (but any sane compiler
121  *  will!), then VOLATILE should be defined as 'volatile'.
122  */
123
124 #define MB()  __asm__ __volatile__ ("sync" : : : "memory")
125 #define WMB() MB()
126 #define RMB() MB()
127 #define VOLATILE /*volatile*/
128
129
130 /*
131  * III. Cycle counter access.
132  */
133
134 typedef unsigned long long tick_t;
135 #define RDTICK() \
136     ({ tick_t __t; __asm__ __volatile__ ("dmfc0 %0,$9" : "=r" (__t)); __t; })
137
138
139 /*
140  * IV. Types.
141  */
142
143 typedef unsigned char      _u8;
144 typedef unsigned short     _u16;
145 typedef unsigned int       _u32;
146 typedef unsigned long long _u64;
147
148 #endif /* __INTEL_DEFNS_H__ */